A Intel adicionou suporte para dispositivos gráficos Xe-HPCVG e Ponte Vecchio VG em sua atualização mais recente para o compilador LLVM (via O Sonho do Celacanto). Esta variante VG da arquitetura Xe-HPC e da Ponte Vecchio desativa as instruções DPAS (Dot Product Accumulate Systolic), normalmente aceleradas por unidades Xe Matrix Extension (XMX) e cruciais para cargas de trabalho de IA.
O Xe-HPCVG é semelhante ao Xe-HPC em muitos aspectos, mas a ausência de instruções DPAS é a principal diferença. Essas instruções são essenciais para o desempenho de IA e aprendizado de máquina. A Intel pode estar reaproveitando os chips Ponte Vecchio com unidades XMX defeituosas para uso em uma nova GPU.
O que significa ‘VG’ ainda não está claro, mas a falta de unidades XMX funcionais é uma surpresa, considerando que a Ponte Vecchio é voltada para cargas de trabalho de IA. O desempenho de 52 TFLOPs de FP64 ainda é impressionante, mas está atrás de concorrentes como Nvidia e AMD.
A Ponte Vecchio representa um grande investimento para a Intel, e a decisão de desativar unidades XMX em uma variante VG permanece desconhecida. Mais detalhes podem surgir quando essas peças chegarem ao mercado.