Especificações críticas para uma amostra inicial da próxima CPU Lunar Lake da Intel vazaram, detalhando sua contagem de núcleos e threads, configuração de cache e frequência (via HXL). Embora as especificações impliquem que Lunar Lake seja muito semelhante ao seu antecessor, Meteor Lake, em muitos aspectos, ele pode fazer algumas mudanças significativas em relação ao cache e ao Hyperthreading.
As especificações vêm de uma captura de tela do Gerenciador de Tarefas do Windows em execução no que supostamente é um PC equipado com Luna Lake, cortesia do usuário Zhihu Xziar. O suposto chip Lunar Lake é uma amostra A1, o que significa que é o primeiro modelo funcional a sair das fábricas. Historicamente, o silício A1 tende a estar em território de protótipo, especialmente para a Intel; Meteor Lake estava na etapa C0 (com C significando a terceira revisão principal), Raptor Lake era B0 e Alder Lake era C0. Portanto, este chip Lunar Lake provavelmente não é o produto final.
Algumas dessas especificações são mais ou menos esperadas. Lunar Lake é fisicamente pequeno e aparentemente focado na eficiência móvel, portanto, ter apenas oito núcleos no total não é surpreendente. A quantidade de cache L1 também implica que Lunar Lake não vem com nenhum E-Cores de baixo consumo de energia como o Meteor Lake, ou todos são de baixo consumo de energia, mas com tamanho de cache L1 aumentado. O clock boost de 2,8 GHz também não é surpreendente, já que a amostra provavelmente é de silício ES.
Célula de cabeçalho – Coluna 0 | Lago Lunar* |
---|---|
Arquitetura P-Core | Enseada do Leão |
Arquitetura E-Core | Skymont |
Contagem de núcleos P | 4 |
Contagem de E-Core | 4 |
Contagem de fios | 8 |
Cache L1 | 836 KB (112 KB por P-Core, 96 KB por E-Core) |
Cache L2 | 14 MB (2,5 MB por P-Core, 4 MB por quatro E-Cores) |
Cache L3 | 12MB |
Aumentar o relógio | ~2,8 GHz |
Processo | Intel 18A/TSMC N3B |
* As especificações não estão confirmadas.
As coisas ficam estranhas quando você começa a olhar o cache. Parece que o Lago Lunar é idêntico ao Lago Meteor no cache L1 e L2, ou pelo menos é o que a imagem indica. No entanto, a amostra Lunar Lake possui apenas 12 MB de cache L3, inferior aos 14 MB de cache L2. Normalmente, um nível mais alto de cache significa mais capacidade, e muitas vezes significativamente mais, por isso não é intuitivo que Lunar Lake tenha menos cache L3 do que cache L2. Isso contradiz diretamente um vazamento anterior que mostrou 16 MB de cache L3 para Lunar Lake, mas tem especificações idênticas.
É possível que o Gerenciador de Tarefas não tenha lido o chip Lunar Lake corretamente e que a amostra tenha 16 MB de L3, mas isso pode não ser verdade. Em resposta a um comentário comparando Lunar Lake ao N300 de baixo custo da Intel, XZiar disse que “este cache obviamente não está à altura”. Seria uma resposta estranha se o Gerenciador de Tarefas estivesse errado, e parece que o vazador acha que 12 MB de cache L3 é o número correto.
A outra especificação estranha é a contagem de threads, que é de apenas oito. As CPUs de arquitetura híbrida anteriores da Intel incluíam Hyperthreading para os P-Cores, o que deve resultar em 12 threads. Como é improvável que o silício A1 seja o produto final, é possível que ele tenha sido simplesmente desativado devido a problemas técnicos ou para fins de teste. Por outro lado, os primeiros exemplos de Arrow Lake também não possuem Hyper-Threading. Embora isso possa ser uma coincidência, levanta a possibilidade de que a Intel possa deixar o Hyperthreading em 2024.